## با اسمه تعالی

## آزمایشگاه مدارمنطقی و معماری کامپیوتر

MAY,20,2024

برنامه نویسان و طراحان پروژه :

اميررضا فرجي

اميرحسين خدادادي

محمدمبين سعيدى

## سرفصل ها:

|   |                          | page  |
|---|--------------------------|-------|
| • | یک واحد حساب و منطق شیفت | <br>2 |
| • | ماژول محاسباتی           | <br>4 |
| • | مدار مطق                 | <br>6 |

## منابع:

- مدار های منطقی از موریس مانو
  - طراحی سیستم های دیجیتال
    - And CPT4 ●

## ۱.یک واحد حساب منطق و شیفت:



شكل ١٣-٣ يك طبقه از واحد حساب، منطق و شيفت

این مدار یک نمایش دهنده ی ساختاری از یک سیستم دیجیتال است. که در ادامه بصورت مختصر بخش های مختلف آن را توضیح میدهیم:

1. رجیسترها (Registers): رجیسترها در این مدار برای ذخیرهسازی دادهها و میانبرهای موقت استفاده میشوند. آنها میتوانند دادهها را به صورت موازی ذخیره کنند.

2. مولتیپلکسرها (Multiplexers): مولتیپلکسرها یکی از اجزای کلیدی در مدارهای دیجیتال هستند. آنها برای انتخاب یکی از ورودیها بر اساس سیگنالهای کنترلی (مانند S1 و S2) استفاده میشوند.

3. واحد منطق حسابی (ALU: (ALU) یک بخش مهم در پردازشهای دیجیتال است. آنها عملیاتهای حسابی و منطقی را انجام میدهند، مانند جمع، تفریق، ضرب، و تبدیلهای منطقی.

4. منطق کنترل ( Control Logic ): این بخش مسئول کنترل ترتیب اجرای عملیاتها و انتخاب منابع داده است. سیگنالهای کنترلی مانند S3 و S4 برای تعیین عملیاتهای مورد نیاز در ALU و مولتیپلکسرها استفاده میشوند.

• این مدار به عنوان یک نمونه از ساختارهای دیجیتالی استفاده میشود و میتواند در آموزشهای مرتبط با مهندسی کامپیوتر و الکترونیک مورد استفاده قرار گیرد.

## ۲. ساختار ماژول محاسباتی:



مدار دیجیتالی که در تصویر مشاهده می کنید، شامل اجزای زیر است:

#### 1.مالتى يلكسر (MUX):

این اجزا سیگنالهای ورودی را بر اساس سیگنالهای انتخابی که به آنها داده میشود، انتخاب می کنند.در این مدار ، سه مالتی پلکسر 4 به 1 وجود دارد که هر کدام چهار سیگنال ورودی (S1 و B0 تا B3 و C0 تا C3) را دریافت میکنند و توسط دو خط انتخاب (S0 و S1) کنترل میشوند.

2.فول ادرها(FA): این قطعات دو ورودی و یک ورودی حمل (carry-in) را دریافت می کنند و یک خروجی (sum): تولید می کنند. در این مدار، خروجیهای مالتی پلکسرها به فول ادرها متصل هستند.

#### 3.گیتهای(AND):

این گیتها عملیات منطقی AND را بر روی دو ورودی انجام میدهند و در پایین مدار قرار دارند.

• این مدار میتواند برای انجام عملیات حسابی یا انتخاب دادهها بر اساس سیگنالهای کنترلی خاص استفاده شود. به عنوان مثال، مالتیپلکسرها میتوانند برای انتخاب یکی از چندین ورودی برای ارسال به خروجی استفاده شوند، در حالی که فول ادرها میتوانند برای انجام جمع بیتی در عملیات حسابی استفاده شوند.

# ٣.ساختار مدار منطق:



## ماژول مالتي پلكسر 1\*1

مالتی پلکسر 1%1 یک مدار دیجیتال است که برای انتخاب یکی از چندین سیگنل ورودی و ارسال آن به یک خط خروجی استفاده میشود. این انتخاب بر اساس ورودیهای خطوط انتخاب (Selection Lines) انجام می گیرد.

ورودىها

**A\_i** -و **i\_B\_i** این دو ورودی از طریق یک دروازه منطقی AND به مالتی پلکسر متصل میشوند.

**ورودی سوم** : این ورودی مستقیماً به مالتی پلکسر متصل است.

**ورودی چهارم**: این ورودی پس از عبور از یک دروازه منطقی) NOT اینورتر) به مالتی پلکسر متصل میشود.

خروجی E\_i خروجی مالتی پلکسر که نتیجه انتخاب ورودیها است.

خطوط انتخاب S\_1 و S\_5: این دو خط برای تعیین اینکه کدام ورودی باید به خروجی فرستاده شود، استفاده میشوند.

• این ماژول نمونهای از طراحی منطق دیجیتال پایه است که امکان ساخت سیستمهای محاسباتی پیچیدهتر را فراهم می کند.

با تشکر از استاد بهروز طاهری

MAY,20,2024